一种基于机器学习的众工艺角延迟预测方法
DOI:
作者:
作者单位:

(南京邮电大学 集成电路科学与工程学院, 南京 210023)

作者简介:

郭静静(1989—),女(汉族),山西大同人,博士,讲师,从事数字电路EDA时序分析方法学研究。 宁雪洁(1999—),女(汉族),江苏南京人,硕士研究生,从事数字电路EDA时序分析方法学研究。 蔡志匡(1983—),男(汉族),江苏连云港人,教授,博士生导师,从事智能化DFT EDA研究。通信作者。

通讯作者:

中图分类号:

TN405

基金项目:

南京邮电大学引进人才科研启动基金(NY221014); 射频集成与微组装技术国家地方联合工程实验室开放课题(KFJJ20210204);江苏省高等学校基础科学(自然科学)研究项目(21KJB510003);国家自然科学基金(面上项目)(62371256);国家自然科学基金联合基金重点支持项目(U22B2024)


A Delay Prediction Method of Various PVT Conditions Based on Machine Learning
Author:
Affiliation:

(School of Integrated Circuit Science and Engineering,Nanjing University of Posts and Telecommunications, Nanjing 210023, P. R. China)

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    在不同工艺角下,关键路径呈现显著差异,因此需要进行大量的静态时序分析,从而导致时序分析运行时间较长。与此同时,随着工艺尺寸的缩小,静态时序分析的精度问题变得不容忽视。本文提出一种基于机器学习的适用于众工艺角下的延迟预测方法,考虑工艺、电压和温度对时序的影响,利用基于自注意力Transformer模型对关键路径进行全局聚合编码,预测众工艺角下关键路径的统计延迟。在EPFL基准电路下进行验证,结果表明该方法的平均绝对误差范围为5.8%~9.4%,有良好的预测性能,可以提高时序分析的准确度和效率,进而缩短数字电路设计周期和设计成本。

    Abstract:

    The critical path exhibits significant variations under different process corners, necessitating extensive static timing analysis. Consequently, timing analysis needs long execution times, and the accuracy of static timing analysis becomes increasingly important as process sizes continue to shrink. A machine learning-based delay prediction method specifically designed for different process corners was proposed in this paper. By considering the impact of Process, Voltage and Temperature (PVT) on timing, the critical path was globally aggregated and encoded by using a self-attention transformer model to predict the statistical delay across various PVT conditions. The verifications using the EPFL reference circuit demonstrate that the average absolute error of the proposed method ranges from 5.8% to 9.4%, showcasing its strong prediction performance. This approach can enhance the accuracy and efficiency of timing analysis, leading to shorter design cycles and reduced costs in digital circuit design.

    参考文献
    相似文献
    引证文献
引用本文
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2023-06-09
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2024-04-01
  • 出版日期: