一种10位高速Pipeline-SAR混合型ADC设计
DOI:
作者:
作者单位:

(1. 中国电子科技集团公司 信息科学研究院, 北京 100086;2. 北京理工大学 集成电路与电子学院, 北京 100081)

作者简介:

李 霄 (1990—),男(汉族),山东枣庄人,博士,工程师,从事集成电路设计与微波工程工作。 李潇然 (1989—),女(汉族),北京人,博士,助理教授,从事模拟与射频集成电路设计工作。 张 蕾 (1985—),女(汉族),内蒙古赤峰人,硕士,实验师,从事模拟与射频集成电路设计工作。通信作者。

通讯作者:

中图分类号:

TN792

基金项目:

国家自然科学基金资助项目(61801027)


Design of a 10-bit High Speed Pipeline-SAR Hybrid ADC
Author:
Affiliation:

(1. Information Science Academy, China Electronics Technology Group Corporation, Beijing 100086, P. R. China;2. School of Integrated Circuits and Electronics, Beijing Institute of Technology, Beijing 100081, P. R. China)

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    基于180 nm CMOS工艺,设计了一种无残差放大的10位100 MS/s流水线与逐次逼近混合型ADC。采用两级流水线-逐次逼近混合型结构,第一级完成4位粗量化转换,第二级完成6位细量化转换。为了降低整体电路功耗,采用单调式电容控制切换方式,两级之间残差电压采用采样开关电荷共享方式实现。采用异步时序控制逻辑,进一步提升了能量利用率和转换速度。后仿真结果表明,在100 MS/s奈奎斯特采样率下,有效位数为9.39 bit,信噪失真比为58.34 dB,1.8 V电源电压下整体功耗为5.9 mW。

    Abstract:

    A 10-bit 100 MS/s pipeline-SAR hybrid ADC without residue amplifier was designed in a 180 nm CMOS process. A two-stage pipeline-SAR hybrid structure was adopted, with the 4-bit most significant bit (MSB) conversion completed in the first stage and the 6-bit least significant bit (LSB) conversion completed in the second stage. In order to reduce the power consumption, the monotonic switching procedure was used, and the residue voltage was delivered from the first stage to the second one by charge sharing. The asynchronous timing control logic was applied to further improve the energy efficiency and the conversion speed. The post-layout simulation results showed that this ADC achieved an ENOB of 9.39 bit and a SNDR of 58.34 dB at 100 MS/s Nyquist sampling rate. The power consumption was 5.9 mW with a 1.8 V supply voltage.

    参考文献
    相似文献
    引证文献
引用本文
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2021-11-26
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2022-09-19
  • 出版日期: